如果通用逻辑IC发生静电放电(ESD),会产生哪些故障?

通用逻辑IC的强度足以承受静电放电(ESD)标准。然而,如果施加强度较大的静电,则可能会发生故障或损坏。

图1:CMOS逻辑IC的输入保护
图1:CMOS逻辑IC的输入保护

由于通用逻辑IC输入栅极处的氧化膜非常薄(数百至数千埃),因此可能会被数百至数千伏的ESD损坏。

为了防止ESD引发的损坏,东芝通用逻辑IC的每个输入引脚都有一个ESD保护电路。然而,内部ESD保护电路具有限制。因此,可能会暴露于过多ESD的输入(例如,连接电路板外部接口的输入)需要ESD保护二极管以增加ESD保护能力。(图1)

相关链接

以下文档也包含相关信息。

产品列表

应用说明

可靠性信息

在新窗口打开