製品概要

用途 アナログスイッチ / 高速スイッチング
極性 P-ch
世代 π-MOSⅥ
内部接続 シングル
RoHS Compatible Product(s) (#) 適合品あり

パッケージ

東芝パッケージ名 VESM
外観 VESM
JEITA SC-105AA
パッケージコード SOT-723
ピン数 3
実装区分 表面実装
パッケージ寸法
幅×長さ×高さ (mm)
1.2×1.2×0.5
パッケージ寸法図 表示
参考パッド寸法図 表示
CADデータ
(シンボル/フットプリント/3Dモデル)
UltraLibrarian<sup>®</sup>から所望のCADフォーマットでダウンロード (注) UltraLibrarian®から所望のCADフォーマットでダウンロード (注)

 詳細は東芝パッケージ名のリンク先をご確認ください。

 注:Ultra Librarian® はEMA社(EMA Design Automation, Inc.)のCADデータライブラリおよびその登録商標です。

絶対最大定格

項目 記号 単位
ドレイン-ソース間電圧 VDSS -20 V
ゲート-ソース間電圧 VGSS +/-10 V
ドレイン電流 ID -100 mA
許容損失 PD 0.15 W

電気的特性

項目 記号 測定条件 単位
ゲートしきい値電圧 (Max) Vth - -1.1 V
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=4V 8.0 Ω
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=2.5V 12 Ω
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=1.5V 45 Ω
入力容量 (Typ.) Ciss - 11 pF

ドキュメント

  • チェックボックスが無効化されているドキュメントは、一括ダウンロードの対象外です。

2016年03月

2019年02月

LTspice ®はADI社(Analog Devices、Inc.)のシミュレーション・ソフトウエアおよびその登録商標です。

技術的なお問い合わせ

お問い合わせ

お問い合わせ

よくあるお問い合わせ

FAQ

ご注意

リストへ戻る
別ウインドウにて開きます